您的位置 首页 知识

串口电路是什么意思 串口电路原理图

一、串口是何电平?

一般是TTL电平,0V表示0,5V表示1. 0V和5V可以有一定范围的波动。也有3.3V器件。电脑串行口是RS232C电平,逻辑1电平是-3V--12V,逻辑0电平是+3V-+12V。

二、逻辑电平原理?

逻辑电平是指一种可以产生信号的情形,通常由信号与地线之间的电位差来体现。逻辑电平的浮动范围由逻辑家族中不同器件的特性所决定。

三、TTL电平串口是何?

TTL电平串口是一般芯片的串口的输入和输出端,可以接不通的芯片完成不通的外设功能。如:RS232,RS485通信和液晶显示等。

TTL电平信号被利用的最多是由于通常数据表示采用二进制规定,+5V等价于逻辑“1”,0V等价于逻辑“0”,这被称做TTL(晶体管-晶体管逻辑电平)信号体系,这是计算机处理器控制的设备内部各部分之间通信的标准技术。

四、逻辑电平变换的制度?

1、常逻辑电平间的转换技巧:

(1) 晶体管+上拉电阻法  就一个双极型三极管或 MOSFET,C/D极接一个上拉电阻到正电源,输入电平很灵活,输出电平大致就是正电源电平。

(2) OC/OD 器件+上拉电阻法  跟第一种技巧类似。适用于器件输出刚好为 OC/OD (集电极开路漏极开路的场合。

(3) 74xHCT系列芯片升压 (3.3V→5V)  凡是输入与 5V TTL 电平兼容的 5V CMOS 器件都可以用作 3.3V→5V 电平转换。——这是由于 3.3V CMOS 的电平刚好和5V TTL电平兼容(巧合),而 CMOS 的输出电平总是接近电源电平的。

  廉价的选择如 74xHCT(HCT/AHCT/VHCT/AHCT1G/VHCT1G/…) 系列 (那个字母 T 就表示 TTL 兼容)。

(4) 超限输入降压法 (5V→3.3V, 3.3V→1.8V, …)  凡是允许输入电平超过电源的逻辑器件,都可以用作降低电平。

  这里的&34;超限&34;是指超过电源,许多较古老的器件都不允许输入电压超过电源,但越来越多的新器件取消了这个限制 (改变了输入级保护电路)。

  例如,74AHC/VHC 系列芯片,其手册中明确注明&34;输入电压范围为0~5.5V&34;,如果采用 3.3V 供电,就可以实现 5V→3.3V 电平转换。

(5) 专用电平转换芯片  最著名的就是 164245,不仅可以用作升压/降压,而且允许两边电源不同步。这是最通用的电平转换方案,然而也是很昂贵的 (我前不久买还是¥45/片,虽是零售,也贵的吓人),因此若非必要,最好不要用这种方案。

(6) 电阻分压法最简单的降低电平的技巧。5V电平,经1.6k+3.3k电阻分压,就是3.3V。

(7) 限流电阻法  如果嫌上面的两个电阻太多,有时还可以只串联一个限流电阻。某些芯片虽然制度上不允许输入电平超过电源,但只要串联一个限流电阻,保证输入保护电流不超过极限(如 74HC 系列为 20mA),仍然是安全的。

(8) 无为而无不为法  只要掌握了电平兼容的规律。某些场合,根本就不需要特别的转换。例如,电路中用到了某种 5V 逻辑器件,其输入是 3.3V 电平,只要在选择器件时选择输入为 TTL 兼容的,就不需要任何转换,这相当于隐含适用了技巧3)。

(9) 比较器法  算是凑数,有人提出用这个而已,还有何运放法就太恶搞了。

2. 电平转换的&34;五要素&34;

(1) 电平兼容  解决电平转换难题,最根本的就是要解决逻辑器件接口的电平兼容难题。而电平兼容制度就两条:

VOH > VIH

VOL < VIL

再简单不过了!当然,考虑抗干扰能力,还必须有一定的噪声容限:

|VOH-VIH| > VN+

|VOL-VIL| > VN-

其中,VN+和VN-表示正负噪声容限。只要掌握这个制度,熟悉各类器件的输入输出特性,可以很天然地找到合理方案,如前面的方案(3)(4)都是正确利用器件输入特性的例子。

(2) 电源次序  多电源体系必须注意的难题。某些器件不允许输入电平超过电源,如果没有电源时就加上输入,很可能损坏芯片。这种场合性能最好的办法可能就是方案(5)——164245。如果速度允许,方案(1)(7)也可以考虑。

(3) 速度/频率  某些转换方式影响职业速度,因此必须注意。像方案(1)(2)(6)(7),由于电阻的存在,通过电阻给负载电容充电,必然会影响信号跳沿速度。为了提高速度,就必须减小电阻,这又会造成功耗上升。这种场合方案(3)(4)是比较理想的。

(4) 输出驱动能力  如果需要一定的电流驱动能力,方案(1)(2)(6)(7)就都成难题了。这一条跟上一条其实是一致的,由于速度难题的关键就是对负载电容的充电能力。(5) 路数  某些方案元器件较多,或者布线不方便,路数多了就成难题了。例如总线地址和数据的转换,显然应该用方案(3)(4),采用总线缓冲器芯片(245,541,16245…),或者用方案(5)。

(6) 成本&供货  前面说的164245就存在这个难题。&34;五要素&34;冒出第6个,由于这是非技术影响,而且太根本了,以至于可以忽略。

五、逻辑电平开关是何?

就是可以使输出得到高低电平的开关。

常见的逻辑电平:

单端:TTL、CMOS、LVTTL、LVCMOS、GTL、BTL、ETL、GTLP、SSTL2-I、SSTL2-II、SSTL3-I、SSTL3-II、HSTL-I、HSTL-II、HSTL-III、HSTL-IV、HSUL_12、POD12、POD10等;

差分:ECL、PECL、LVPECL、LVDS、BLVDS、LP-LVDS、CML、DIFF_HSTL、DIFF_SSTL、DIFF_HSUL、TMDS、PPDS、RSDS等。

TTL逻辑输出形式包括集电极开路输出(OC)、三态门输出(TSL)、复合管(达林顿管)和图腾柱输出。

开路的TTL、CMOS、ECL门分别称为集电极开路(OC)、漏极开路(OD)、发射极开路(OE),使用时OC、OD门需要接阻值合适的上拉电阻,OE门需要接阻值合适的下拉电阻。

六、rs232逻辑电平范围?

RS232接口任何一条信号线的电压均为负逻辑关系。即:逻辑“1”为-3v— -15V;逻辑“0”:+3v— +15V.

七、逻辑电平输出是何意思?

逻辑电平输出是指一种,可以产生信号的情形,通常由信号与地线之间的电位差来体现。逻辑电平的浮动范围,由逻辑家族中不同器件的特性所决定。

保证逻辑门的输入为低电平时所允许的最大输入低电平,当输入电平低于Vil时,则认为输入电平为低电平。

八、cmos的逻辑电阻电平是几许?

CMOS电平逻辑电平电压接近于电源电压,0 逻辑电平接近于 0V。而且具有很宽的噪声容限。

TTL电平和CMOS电平拓展资料 1,TTL电平: 输出高电平>2.4V,输出低电平<0.4V。在室温下,一般输出高电平是3.5V,输出低电平是0.2V。最小输入高电平和低电平:输入高电平>=2.0V,输入低电平<=0.8V,噪声容限是0.4V。2,CMOS电平: 1逻辑电平电压接近于电源电压,0逻辑电平接近于0V。而且具有很宽的噪声容限。3,电平转换电路: 由于TTL和COMS的高低电平的值不一样(ttl 5v<==>cms 3.3v),因此互相连接时需要电平的转换4,OC门,即集电极开路门电路。

九、一般逻辑电平的显示原理?

逻辑电平是指一种可以产生信号的情形,通常由信号与地线之间的电位差来体现。逻辑电平的浮动范围由逻辑家族中不同器件的特性所决定。

地线是在电体系或电子设备中,接大地、接外壳或接参考电位为零的导线。一般电器上,地线接在外壳上,以防电器因内部绝缘破坏外壳带电而引起的触电事故。地线是接地装置的简称。地线又分为职业接地和安全性接地。为防止大众在使用家电及办公等电子设备时发生触电事故而采取的保护接地,就是一种安全性接地护线。

十、怎样让plc输出逻辑电平输出的电平能接ttl电路吗?

可以使用PLC内部定时器T、计数器C相配合输出各种可调的高低电平。然而你要注意的是标准TTL电路输入的高电平最大是3.4V,然而一般PLC晶体管输出都是24V的。因此你必须在PLC输出端串2000欧姆左右的电阻。


您可能感兴趣

返回顶部